-
Notifications
You must be signed in to change notification settings - Fork 0
/
ADDWF_ADDWFC_ANDWF_ejemplo.asm
67 lines (59 loc) · 3.39 KB
/
ADDWF_ADDWFC_ANDWF_ejemplo.asm
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
#INCLUDE <P18F4550.INC>
; CONFIG1L
CONFIG PLLDIV = 1 ; PLL Prescaler Selection bits (No prescale (4 MHz oscillator input drives PLL directly))
CONFIG CPUDIV = OSC1_PLL2 ; System Clock Postscaler Selection bits ([Primary Oscillator Src: /1][96 MHz PLL Src: /2])
CONFIG USBDIV = 1 ; USB Clock Selection bit (used in Full-Speed USB mode only; UCFG:FSEN = 1) (USB clock source comes directly from the primary oscillator block with no postscale)
; CONFIG1H
CONFIG FOSC = HS ; Oscillator Selection bits (HS oscillator (HS))
CONFIG FCMEN = OFF ; Fail-Safe Clock Monitor Enable bit (Fail-Safe Clock Monitor disabled)
CONFIG IESO = OFF ; Internal/External Oscillator Switchover bit (Oscillator Switchover mode disabled)
; CONFIG2L
CONFIG PWRT = OFF ; Power-up Timer Enable bit (PWRT disabled)
CONFIG BOR = ON ; Brown-out Reset Enable bits (Brown-out Reset enabled in hardware only (SBOREN is disabled))
CONFIG BORV = 3 ; Brown-out Reset Voltage bits (Minimum setting 2.05V)
CONFIG VREGEN = OFF ; USB Voltage Regulator Enable bit (USB voltage regulator disabled)
; CONFIG2H
CONFIG WDT = OFF ; Watchdog Timer Enable bit (WDT disabled (control is placed on the SWDTEN bit))
CONFIG WDTPS = 32768 ; Watchdog Timer Postscale Select bits (1:32768)
; CONFIG3H
CONFIG CCP2MX = OFF ; CCP2 MUX bit (CCP2 input/output is multiplexed with RB3)
CONFIG PBADEN = OFF ; PORTB A/D Enable bit (PORTB<4:0> pins are configured as digital I/O on Reset)
CONFIG LPT1OSC = OFF ; Low-Power Timer 1 Oscillator Enable bit (Timer1 configured for higher power operation)
CONFIG MCLRE = ON ; MCLR Pin Enable bit (MCLR pin enabled; RE3 input pin disabled)
;***************** USO DE LA MNEMONICO ANDWF L,F en un ejemplo acompañado del mnemonico ADDWF Y ADDWFC ****************************
;********** EJEMPLO ****************
CBLOCK 0x00
variablePrueba; Creamos una "variable" en la posición 0x000 de la memoria de programas
ENDC
ORG 0X000
GOTO MAIN
ORG 0X008
GOTO INT_ALTA_PRIOR
ORG 0X018
GOTO INT_BAJA_PRIOR
ORG 0X020
MAIN:
CLRF TRISD ; Movemos el dato 0x00 hacia el registro TRISD para poner como salida a puerto D
GOTO START ; Vamos a la direccion con el alias de START
START:
CLRF LATD; Limpiamos el registro W
MOVLW .20; Movemos el dato literal decimal 20 al registro de Trabajo W -> W = 20
MOVWF variablePrueba; Del registro W lo llevamos hacia una variable con nombre variablePrueba -> variablePrueba = W = 20
MOVLW .250; Movemos un dato literal decimal 250 al registro de trabajo W -> W = 250
ADDWF variablePrueba, f; sumamos 250 + 20 y se guarda en variablePrueba = 1 00001110 pero ese 1 MSB se guarda en C de STATUS
MOVLW .25; Movemos el dato literal 15 hacia W
ADDWFC variablePrueba, f;Sumamos el dato de la variable con el dato del registro w con el carry de status = 25 + 14 + 1 = 40 = 00101000
MOVLW .15; Movemos un dato literal decimal hacia W
ANDWF variablePrueba, W; hacemos el and entre el dato en W y la variable:
;00101000
;00001110
; w = 00001000 = 0x08
MOVWF LATD ; Mostramos el dato por el puerto D
GOTO START; Retornamos a la direccion de memoria con el nombre START
ORG 0X0C0
INT_ALTA_PRIOR:
RETFIE
ORG 0X0F0
INT_BAJA_PRIOR:
RETFIE
END